您尚未登录。

#1 Re: Xilinx/Altera/FPGA/CPLD/Verilog » 开源一个自己画的超迷你FPGA核心板 » 2022-01-10 13:15:07

支持楼主,期待GW1NZ开源:D,不过高云的芯片哪里能买到呢?

#3 Re: 全志 SOC » DKTool F1C100s/F1C200s专用工具 哇酷网特别版,20201221正式发布!!!! » 2020-12-23 09:57:11

谢谢!好久没上挖坑论坛了,原来多了这么多好玩的东西(*^_^*)

#4 Re: 全志 SOC » 试试F1C100s的硬件游标HWC » 2020-03-22 08:44:20

谢谢
楼主的小工具是用什么开发的?

#10 Re: Qt/MSVC/MINGW/C++/MFC/GTK+/Delphi/BCB » fft又来了,这次更简单,代码才30行 » 2020-02-26 10:53:26

效率怎样呢?个人觉得float精度足够了,旋转因子可以预先算好 这样也能减少点开销

#11 Re: 全志 SOC » 准备用F1C00s做个项目,GUI选什么好呢? » 2020-02-24 09:22:06

两者都用过 如果不考虑中文支持,个人更喜欢LVGL

#12 Re: Xilinx/Altera/FPGA/CPLD/Verilog » 荔枝糖 nano 入坑 » 2020-02-24 09:17:43

没文档没支持,国产fpga还是别折腾了,不适合民用

#14 Re: 全志 SOC » 全志a20可不可以接8位并口的8080 CPU屏?如果可以的话接口怎么连接? » 2020-01-17 16:24:29

用write_index/data来刷屏是可以的,但会占用cpu开销。我用tcon自动刷,但刷一行的速度只有2KHz左右(不受分辨率参数影响),相当于垂直200像素的屏每秒只能刷10帧,不知道大神有没有遇到过?

#23 Re: 全志 SOC » 烧写usb报错 » 2019-12-30 17:23:36

我的走线比这还长,工作照样正常,不过我的ID脚悬空。我估计不是走线问题,测下电源 检查一下焊接看看

#24 Re: 华芯微特 » 爱她,就给她一个惊喜 » 2019-12-30 15:00:27

这年头这么老实的人已经不多了,当年做过一个摇摇棒(晃一晃会显示文字/图案)要送妹子,都跟她说好了。那时刚大一因为技术不够花了很长时间,最后舍不得送出去,哈哈。接下来大学光棍了四年,现在那玩意还在老家抽屉里

#25 Re: 技术人生/软件使用技巧/破解经验/技术吐槽/灌水 » 从淘宝网购买时要小心 » 2019-12-27 08:38:38

我们的竞争对手公司用虚假参数宣传自己的产品,并在国外赚取了大量的钱,我像你一样愤怒。中国确实存在这种骗钱的人,但毕竟那是少数,全世界都存在这样的人,请勿以此来诋毁中国!

#28 Re: Xilinx/Altera/FPGA/CPLD/Verilog » 安路fpga的所有资料 » 2019-12-19 08:58:54

安路的以前在tb/商城还能买到样片,现在全网下架了,国产芯片的通病

#29 全志 SOC » 数组赋值效率问题? » 2019-12-18 15:41:25

gui401
回复: 4

与sram不同,ddr内存连续地址读写时效率很高(几百兆),但如果是非burst读写速度就很慢(几十兆?)。

for(int i=0;i<100;i++) 
    a[i] = 0x00;

这么写arm是否按burst方式去写内存呢?
另外AHB位宽为32,那么是否意味着数组定义成uint32_t 比uint8_t在速度上更有利?

#30 Re: 全志 SOC » f1c100s io口不够了, 打算选用一个 i2c/spi 的 gpio/pwm 扩展芯片 MCP23017/PCA9685 » 2019-12-16 08:44:36

异乡是故乡 说:

发现立创的数据乱得一批,

一会叫NXP(恩智浦): https://list.szlcsc.com/brand/89.html

一会叫 Nexperia(安世): https://list.szlcsc.com/brand/1101.html

到底是不是同一个马甲?

哥还以为后面那个是国产品牌呢

恩智浦收购飞思卡尔后体积太大,后分离出标准器件部门命名为安世半导体。

#31 Re: 全志 SOC » F1C100S裸奔framebuffer+PWM+GPIO驱动 » 2019-12-10 08:35:41

你好@达克罗德  我用这个裸机工程在while(1)里通过寄存器翻转某个IO,示波器测频率只能达到3MHz,有办法提高吗?while里就read32和write32语句写0写1都执行一次读写,按道理不应该这么慢啊

#32 Re: 全志 SOC » u-boot如何开启LCD 和 LOGO? » 2019-11-27 10:20:04

uboot也遇到了背光不亮的问题,用手电照看到屏幕有显示。期待楼主的好消息

#33 Re: 全志 SOC » 裸机驱动 f1c100s USB 有希望了 » 2019-11-21 18:15:40

没基础改u-boot有点头疼,看手册一堆寄存器实在看不懂,这艰巨的任务还是交给填坑网的大神们吧..

#34 Re: 全志 SOC » 裸机驱动 f1c100s USB 有希望了 » 2019-11-21 17:12:16

f1c100s裸机驱动SD/TF卡,没人愿意搞一搞吗?

#35 Re: 技术人生/软件使用技巧/破解经验/技术吐槽/灌水 » 新手买了个示波器, 是坏的吗? » 2019-11-15 16:31:48

示波器是新的还是二手?底噪确实很大,偏移问题可以执行一次自校准看下能不能解决

#36 Re: 全志 SOC » TINY200上同支持电阻、电容触摸中断的硬件办法 » 2019-11-08 11:24:32

f1c200s不是内置有TP模块吗,为什么还要外置的NS2009?

#37 Re: 全志 SOC » XBOOT尺寸裁剪(170kB不带图形系统) » 2019-11-07 21:08:20

Quotation 说:
motoedy 说:

大佬能分享下你裁剪后的工程么?

这是我的工程,删了一些不用的文件和第三方库。如果你需要,再对照原始的工程添加回来。
编译出来的bin文件133kB。
xboot-size-opt.zip

楼主你好,我在你的这个工程while循环里加了sys_uart_putc('A'); 编译后把bin下载到flash 但串口没看到有打印,请问是怎么回事呢?

#38 Re: 全志 SOC » 买了一个F1c200S的板子tiny200 » 2019-11-04 08:37:22

我也入坑了,花了一天搭环境,目前只会烧写坑坛上现成的固件,直接用f1c100s的测试板子正常

#39 Re: 全志 SOC » F1C100S裸奔framebuffer+PWM+GPIO驱动 » 2019-10-31 18:16:51

达克罗德 说:
gui401 说:

@达克罗德 你好,这个裸机工程能放到eclipse里编译吗?是否可以用eclipse来代替@晕哥的IAR demo来单步调试呢?因为IAR jilink调试需要先烧录xboot,我现在想做的是能直接进行裸机单步并且能点亮屏幕。

eclipse编译肯定可以。调试我不懂。现在基本就靠打印来调试

谢谢!能分享一下这个裸机的eclipse工程吗?我自己建的编译出一堆错误,无从下手了。

#40 Re: 全志 SOC » F1C100S裸奔framebuffer+PWM+GPIO驱动 » 2019-10-31 17:46:44

@达克罗德 你好,这个裸机工程能放到eclipse里编译吗?是否可以用eclipse来代替@晕哥的IAR demo来单步调试呢?因为IAR jilink调试需要先烧录xboot,我现在想做的是能直接进行裸机单步并且能点亮屏幕。

#42 Re: 全志 SOC » 连续多个晚上熬夜,终于搞定F1C100S裸奔(从SPI Flash启动) » 2019-10-30 15:55:37

晕哥 说:
gui401 说:

@三哥 这个exe文件用来干嘛的?

给编译出来的 spl 加魔术头用的,

brom 会先检查魔术头, 合规才会继续加载 spl 到 ram

新手表示越来越蒙了,不是把生成的bin文件下载到flash就行了吗?还有spl又是什么东东?具体怎么操作呢?感觉我是不是跳过了一些入门贴。。。

页脚

工信部备案:粤ICP备20025096号 Powered by FluxBB

感谢为中文互联网持续输出优质内容的各位老铁们。 QQ: 516333132, 微信(wechat): whycan_cn (哇酷网/挖坑网/填坑网) service@whycan.cn