您尚未登录。

楼主 # 2024-04-30 21:07:21

heidaren
会员
注册时间: 2023-12-06
已发帖子: 9
积分: 9

求教, 如何从 V3S 里面节省引脚

小白一枚, 最近在尝试做 V3s 的小板子. 想法是使用官方参考设计里面的 axp203 电源管理芯片, 再加上 SD卡, 以及 SDIO 的 WiFi-BT 模块 AP6212, 再来一个 MIPI 接口的摄像头, 再来个USB OTG. 但是有一个问题很困扰, 那就是这个 SOC 上面 IO 口太少了😂全都算下来基本上没有剩下的口了

最后蓝牙需要的 UART 口和电源管理 IC 的 PWRIRQ 就放不开了.

所以我想请教一下各位大佬, 有没有什么比较好的方式来节省使用的引脚呢?
我现在有个思路是把 LCD 屏幕的RGB各自的8未里面最低位作为 GPIO 使用, 这样对显示画面影响最小, 而且能省出接口, 但是暂时还没找到文档里面找到有关的内容😂

最近编辑记录 heidaren (2024-04-30 21:08:03)

离线

楼主 #2 2024-05-01 19:35:53

heidaren
会员
注册时间: 2023-12-06
已发帖子: 9
积分: 9

Re: 求教, 如何从 V3S 里面节省引脚

LinjieGuo 说:

@heidaren
SDIO用1bit模式

谢谢大佬👍, 我有点担心用 1Bit 模式影响速度, 于是思来想去, 后来把电源管理 IC 去掉了, 节省出了 TWI 接口的两个引脚, 然后把 SDIO 网卡的蓝牙唤醒主机和WiFi唤醒主机两个引脚也去掉了, 最后刚刚好.

离线

楼主 #4 2024-05-03 14:09:17

heidaren
会员
注册时间: 2023-12-06
已发帖子: 9
积分: 9

Re: 求教, 如何从 V3S 里面节省引脚

LinjieGuo 说:

@heidaren
我之前测试了一下,V3s裸机FATFS
4bit读写tf卡大概7MB/s
1bit读3.8 MB/s,写4.1MB/s

大佬用心了👍 原来1bit模式速度也不是太慢,比我想象的好多了,感谢🙏

离线

页脚

工信部备案:粤ICP备20025096号 Powered by FluxBB

感谢为中文互联网持续输出优质内容的各位老铁们。 QQ: 516333132, 微信(wechat): whycan_cn (哇酷网/挖坑网/填坑网) service@whycan.cn